”ldo“ 的搜索结果

     在采用MCU/DSP/FPGA设计的控制系统中,低压输入级(一般在12V以下),输出5V/3.3V/1.8V/1.5V/1.2V的电路中,常用的电源芯片是BUCK(降压型)开关稳压器和LDO(低压差)线性稳压器。这两款电源芯片在应用中,有着各自...

     部分LDO具有一个基准电压滤波引脚,例如TI的TPS71701的NR引脚,其引脚描述如下:降噪电容过滤内部带隙产生的噪声,从而降低输出噪声。但需要注意的是,CFF容值过大可能影响LDO的动态性能,甚至可能造成输出震荡,...

     借助频域傅里叶分析的方法,对传统PMOS结构LDO系统的稳定性进行了仿真建模方法研究,阐述了引起环路不稳定的因素及其影响机制。结合一例LDO自激振荡故障的分析,指出故障发生的原因和相应的处理措施。

     压降电压 Vdrop是指为实现正常稳压,输入电压 VIN必须高出所需输出电压 VOUT 的最小压差,其最小压差是由其架构和工艺决定的,现在的的 LDO 一般采用 CMOS 工艺,压降大大降低,通常为数百毫伏。根据基尔霍夫电压...

     这份文件是德州仪器(Texas Instruments)关于TLV702xx系列低压降(LDO)线性稳压器的数据手册。电气特性部分详细列出了TLV702xx系列稳压器在特定测试条件下的最小值、典型值和最大值。这份数据手册提供了详细的技术...

     LDO(低压差稳压器)是一种电子器件,其作用是将高电压输入转换为稳定的低电压输出。LDO是一种线性稳压器,因其具有低噪声和低纹波的优点,而且具有较低的热损失,因此在各种应用中广泛使用。LDO的主要结构包括输入...

     基于SMIC 0.18 μm CMOS工艺,设计了一种两级误差放大器结构的LDO稳压器。该电路运用两级误差放大器串联方式来改善LDO的瞬态响应性能,采用米勒频率补偿方式提高其稳定性。两级放大器中主放大器运用标准的折叠式共源...

     LDO的负载电流或输入输出电压差降增加时 ,会迅速导致功耗的增加,在选择LDO的封装时必须考虑到这一因素,确保其可以承担这一功耗。它与输出端的电容值,电容的ESR,LDO控制环路的增益带宽以及负载电流变化的大小和...

LDO功率管

标签:   笔记

     1、NMOS管的导通电阻很小,功率管上的压降很小,在片外仅仅需要很小的输出电容以及较低的ESR(等效串联电阻)就能将LDO的系统主极点推到高频,提高相位裕度,使功率管栅极的极点变为主极点,同时片外低ESR电容还能产生...

     便携产品电源设计需要系统级思维,在开发由电池供电的设备时,诸如手机、MP3、PDA、PMP、DSC等低功耗产品,如果电源系统设计不合理,则会影响到整个系统的架构...[1]带有使能控制的低压差线性稳压器(LDO)是不错的选择。

     上一篇文章中介绍了LDO两种并联方法之一:使用二极管并联LDO的方法。本文将介绍另一种方法:使用镇流电阻并联LDO的方法。   使用镇流电阻并联LDO 使用电阻并联LDO的示例如下。由于输出路径中具有串联的...

10  
9  
8  
7  
6  
5  
4  
3  
2  
1